收藏到会员中心

文档题目:

四选一数据选择器和基本触发器的设计

四选一数据选择器和基本触发器的设计
上传会员: 仅此而已
提交日期: 2013-06-13 13:57:39
文档分类: 通信工程
浏览次数: 64
下载次数: 0
下载地址: 点击标题下载 四选一数据选择器和基本触发器的设计 (需要:110 积分)  如何获取积分?
下载提示: 不支持迅雷等下载工具,请右键另存为下载,或用浏览器下载。不退出登录1小时内重复下载不扣积分。
文档介绍: 以下为文档部分内容,全文可通过注册成本站会员下载获取。也可加管理员微信/QQ:17304545代下载。
文档字数:
文档字数:5551
题 目 四选一数据选择器和基本触发器的设计
主要内容:
   本设计主要是利用超高速硬件描述语言VHDL对四选一数据选择器和基本触发器电路进行编程实现。
1. 四选一数据选择器应该具备的功能:在选择信号的作用下,从输入通道中选择某一个通道的数据作为输出。
2. 基本触发器应该具备的功能:具有两个能自行保持的稳定状态,用来表示逻辑“1”和“0”。在不同的输入信号作用下其输出可以置成1态和0态,且当输入信号消失后,触发器获得的新状态能保持下来。
要求:
(1)根据设计题目的要求,对题目进行系统地分析,掌握题目的系统需求,要完成的功能和采用的设计方案,画出系统的总体框图。
(2)熟练操作设计所用的软件系统:MAX+Plus软件。
(3)按要求编写课程设计报告,正确绘制程序流程图、实验接线图等。
(4)通过课程设计培养学生严谨的科学态度,认真地工作作风和团队协作精神。
(5)在老师的指导下,要求每个学生独立完成课程设计报告的全部内容。

四选一数据选择器和基本触发器的设计

摘 要  系统基于数据选择器及D触发器,JK触发器,T触发器的原理,使用EDA技术在FPGA中设计了四选一数据选择器和基本触发器,采用硬件描述语言VHDL按模块化方式进行设计,然后进行编程,时序仿真等。在数据选择器中,用拨码开关作四位数据及两位控制端的输入,LED作输出,通过拨码开关组成控制输入端s1和s0不同组合,观察LED与数据输入端a,b,c,d的关系,验证4选一数据选择器设计的正确性,通过VHDL语言实现了本设计的控制功能,按不同的键实现不同的功能,根据数据选择器的特性方程设计输出状态。在基本触发器中通过VHDL语言实现了本设计的控制功能,按不同的键实现不同的功能,根据三钟触发器的特性方程设计输出状态。整个系统结构简单,使用方便,值得推广使用。
关键字  FPGA;VHDL;EDA;数据选择器;触发器

目录
1引言 3
1.1设计的目的 3
1.2设计的基本内容 3
1.四选一数据选择器 3
2.基本触发器 4
2 EDA、VHDL简介 4
2.1EDA技术 4
2.2硬件描述语言——VHDL 6
3设计规划过程 7
3.1四选一数据选择器的工作原理 7
3.2基本触发器器的工作原理 7
3.3课程设计中各个模块的设计 8
1.数据选择器的设计 8
2.基本触发器的设计 9
4结束语 11
参考文献 12
附录 13

(本文由word文档网(www.wordocx.com)会员上传,如需要全文请注册成本站会员下载)

热门文档下载

相关文档下载

上一篇四位二进制加法器和乘法器 下一篇移位寄存器的设计与实现

相关栏目

最新文档下载

推荐文档下载