收藏到会员中心
|
文档题目: |
基本门电路和数值比较器的设计 |
 |
上传会员: |
仅此而已 |
提交日期: |
2013-06-13 13:52:50 |
文档分类: |
通信工程 |
浏览次数: |
35 |
下载次数: |
0
次 |
|
|
下载地址: |
基本门电路和数值比较器的设计 (需要:110 积分) 如何获取积分? |
下载提示: |
不支持迅雷等下载工具,请右键另存为下载,或用浏览器下载。不退出登录1小时内重复下载不扣积分。
|
文档介绍: |
以下为文档部分内容,全文可通过注册成本站会员下载获取。也可加管理员微信/QQ:17304545代下载。
|
文档字数: |
|
文档字数:4913 题 目 基本门电路和数值比较器的设计 主要内容:利用VHDL设计基本门电路和数值比较电路模块,并使用EDA 工具对各模块进行仿真验证。基本门电路模块中包含与门、或门、异或门等6个基本电路。数值比较器模块用来实现两个数值比较,结果用特定的二进制编码来表示。 要求: (1)通过设计计算机各组成部件的器件、设计指令系统及对应的模型机、做复杂模型机的实验, CPU系统与存储器扩展设计、接口技术应用设计等课题,掌握计算机组成和接口技术的基本分析方法和设计方法,加深和巩固对理论教学和实验教学内容的掌握,进一步建立计算机系统整体概念,初步掌握微机硬件开发方法,为以后进行实际的计算机软、硬件应用开发打下良好的基础。 (2)熟练操作设计所用的软硬件系统:TDN-CM++实验系统或EDA软件。 (3)按要求编写设计报告,正确绘制程序流程图、实验接线图等,正确阐述设计原理、方法和实验结果。 (4)通过设计培养学生严谨的科学态度,认真地工作作风和团队协作精神。 (5)在老师的指导下,要求每个学生独立完成设计报告的全部内容。
基本门电路和数值比较器的设计 摘 要 系统采用EDA技术设计基本门电路和数值比较器中的两个部分,基本门电路模块中包含与门、或门、异或门等6个基本电路。数值比较器模块用来实现两个数值比较,结果用特定的二进制编码来表示。系统采用硬件描述语言VHDL把电路按模块化方式进行设计,然后进行编程、时序仿真等。各个模块的结构简单,使用方便,具有一定的应用价值。 关键字 门电路;EDA;VHDL;数值比较
目录 1 引 言 1 1.1 设计的目的 1 1.2 设计的基本内容 1 2 EDA、VHDL简介 1 2.1 EDA技术 1 2.2 硬件描述语言——VHDL 2 3 设计规划过程 4 3.1基本门电路工作原理 4 3.2数值比较器的工作原理 4 3.3设计中各个模块的设计 5 结束语 9 参考文献 11 附录 12
(本文由word文档网(www.wordocx.com)会员上传,如需要全文请注册成本站会员下载) |
|
|
|