收藏到会员中心

文档题目:

基于DSP的数字存储示波器的显示及控制接口的FPGA设计

基于DSP的数字存储示波器的显示及控制接口的FPGA设计
上传会员: panmeizi
提交日期: 2013-08-28 17:53:26
文档分类: 自动化电气工程
浏览次数: 78
下载次数: 0
下载地址: 点击标题下载 基于DSP的数字存储示波器的显示及控制接口的FPGA设计 (需要:125 积分)  如何获取积分?
下载提示: 不支持迅雷等下载工具,请右键另存为下载,或用浏览器下载。不退出登录1小时内重复下载不扣积分。
文档介绍: 以下为文档部分内容,全文可通过注册成本站会员下载获取。也可加管理员微信/QQ:17304545代下载。
文档字数:
文档字数:12071
摘要

普通DSP数字存储示波器的显示及控制接口主要是利用各种模拟电子器件或者是数字芯片整合而成,与用FPGA设计的显示及控制接口相比,前者的各种缺点比如价格昂贵、开发困难等都暴露了出来。由于FPGA的各种优点,比如操作灵活、开发迅速、投资风险低、可多次编程擦写和系统可编程等特点,其在今后的电子设计领域必将成为重点。所以用FPGA设计的显示及控制接口也是十分有必要的。
基于DSP的数字存储示波器的显示及控制接口的FPGA设计的主要内容有三部分,一是串行输入并行输出的数据口,二是中断扩展接口,三是时钟分频器,用于调试。其中FPGA主要用Verilog HDL语言进行设计,芯片选用Actel公司的ProASIC3系列FPGA A3P030型。根据仿真波形结果,所有输出依据输入实时变化,完全达到了设计要求。
关键词:FPGA;数字存储示波器;显示控制接口

目录

摘要
Abstract
1绪论 1
1.1背景介绍 1
1.2显示控制接口方案介绍 4
1.3硬件、设计仿真平台介绍 5
2模块设计 9
2.1显示接口模块 9
2.1.1显示接口模块方案设计 9
2.1.2 显示接口模块仿真 12
2.2中断扩展模块 14
2.2.1中断扩展模块方案设计 14
2.2.2中断扩展模块仿真 14
2.3 时钟分频模块 18
3.2.1 时钟分频模块方案设计 18
3.2.2 时钟分频模块仿真 18
3总结与展望 20
3.1 总结 20
3.2 展望 20
致谢 21
参考文献 22
附录 23
附录一:原理图 23
附录二:Verilog 程序 24

(本文由word文档网(www.wordocx.com)会员上传,如需要全文请注册成本站会员下载)

热门文档下载

相关文档下载

上一篇PLC在粮食存储物流控制系统设计中.. 下一篇河东降压变电所电气部分设计

相关栏目

最新文档下载

推荐文档下载