收藏到会员中心

文档题目:

多路信号复用的基带发信系统模型

多路信号复用的基带发信系统模型
上传会员: aesxtepe
提交日期: 2013-08-11 12:27:48
文档分类: 通信工程
浏览次数: 71
下载次数: 0
下载地址: 点击标题下载 多路信号复用的基带发信系统模型 (需要:135 积分)  如何获取积分?
下载提示: 不支持迅雷等下载工具,请右键另存为下载,或用浏览器下载。不退出登录1小时内重复下载不扣积分。
文档介绍: 以下为文档部分内容,全文可通过注册成本站会员下载获取。也可加管理员微信/QQ:17304545代下载。
文档字数:
文档字数:18531
摘要
多路信号复用的基带发信系统通常由两部分组成,数字复接部分和HDB3编码器部分。数字复接部分主要由时序发生器部分和信码接入转换器部分组成,HDB3编码器主要由插“V”部分和补“B”部分以及单极性转双极性部分组成。
在以往的开发设计中,由于没有出现FPGA/CPLD新型器件以及相应的软件,因此数字通信这方面的电路开发难度大,开发周期长,大大限制了它的推广使用。然而,由于微电子技术和计算机软件技术的发展,如今科研人员可利用新型器件FPGA/CPLD来任意设计自己想要得到的数字电路,大大提高了开发效率。
本次毕业设计就是利用VHDL来编程描述一个四路信号复用的基带发信系统,然后下载到FPGA芯片中,就得到了一块多路信号复用的基带发信系统电路。

关键词 : 多路信号复用  数字复接  基带发信系统


目录

摘要 I
Abstract II
目录 III
前言 1
1 数字复接技术及其建模与设计 3
1.1 引言 3
1.2 数字复接原理 4
1.2.1 数字复接的基本概念 4
1.2.2 数字复接的方法及方式 4
1.3 四路同步数字复接器的VHDL建模和设计 9
1.3.1 四路同步数字复接器的VHDL建模思想 9
1.3.2 四路同步数字复接器的原理框图模型 9
1.3.3 四路同步数字复接器的原理框图说明 9
1.3.4 复接器各单元电路的VHDL程序设计 11
1.3.5 复接器系统电路的VHDL程序设计 14
2 数字基带信号的编码建模与设计 15
1.1 引言 15
1.2 关于基带信号的编码 15
2.3 HDB3码的编码、译码规则 17
2.3.1 HDB3码的编码规则 17
2.3.2 HDB3码的译码规则 19
2.4 HDB3编码器的VHDL建模与程序设计 19
2.4.1 HDB3码的VHDL建模思想 19
2.4.2 HDB3码的设计模型与VHDL编程实现 20
3 基带发信系统的建模与设计 25
3.1 引言 25
3.2 基带发信系统的建模与设计 26
3.2.1 基带发信系统的设计模型 26
总结 29
致谢 31
参考文献 32
附件  系统源程序 1
1. 多路复用的基带发信系统主程序 1
2. 四路同步复接器子程序 2
3. 四或门器件子程序 5
4. 八进制计数器子程序 6
5. 十六进制计数器子程序 7
6. 支路信码接入转换器子程序 8
7. 时序发生器子程序 9
8. HDB3编码器子程序 15


(本文由word文档网(www.wordocx.com)会员上传,如需要全文请注册成本站会员下载)

热门文档下载

相关文档下载

上一篇基于VHDL语言的基带线路码产生电.. 下一篇基于TCPIP协议嵌入式数字语音传输..

相关栏目

最新文档下载

推荐文档下载