收藏到会员中心
|
文档题目: |
基于CPLD的CMI码传输系统设计 |
 |
上传会员: |
aesxtepe |
提交日期: |
2013-08-10 20:47:11 |
文档分类: |
通信工程 |
浏览次数: |
56 |
下载次数: |
0
次 |
|
|
下载地址: |
基于CPLD的CMI码传输系统设计 (需要:130 积分) 如何获取积分? |
下载提示: |
不支持迅雷等下载工具,请右键另存为下载,或用浏览器下载。不退出登录1小时内重复下载不扣积分。
|
文档介绍: |
以下为文档部分内容,全文可通过注册成本站会员下载获取。也可加管理员微信/QQ:17304545代下载。
|
文档字数: |
|
文档字数:11429 摘要 随着社会的发展,特别是数字通信技术的飞速发展与数字器件的广泛应用,在数字通信中,选择合适在信道中传输的码型是十分重要的。CMI码是一种应用于PCM四次群的和光纤传输系统中的常用线路码型它具有码变换设备简单便于时钟提取等优点。 本文通过对CMI编译码原理的分析,提出了一种基于可编程逻辑器件实现CMI编译码的方法,给出了硬件设计电路图、软件设计流程和CMI编译码器的仿真波形。此实现方法具有硬件设计简单、运行速度快、成本低等优点。同时由于CPLD有可重复编程的特点,可以对它进行在线修改,便于设备的调试和运行。
关键词:CMI码,CPLD,VHDL语言
目录 摘要 I ABSTRACT II 第1章 引言 1 1.1 背景 1 1.2 研究内容 2 第2章 CMI编码原理 3 2.1 CMI码的编译码规则及特点 3 第3章 CMI编译码器软件设计 5 3.1 VHDL语言介绍 5 3.2 总体设计 6 3.3 基带信号产生 6 3.4 编码程序设计 9 3.5 译码程序设计 10 3.6.1 MAX+PLUS II介绍 11 3.6.2 仿真波形及分析 15 第4章 CMI编译码器硬件设计 19 4.1 电路各模块硬件介绍 19 4.1.1 Clk信号产生模块 20 4.1.2基带信号产生模块 20 4.1.3编码模块 21 4.1.4译码模块 21 4.2原理图设计 22 4.3 CPLD芯片的选择 24 4.3焊接与调试 28 第5章 结论 29 致谢 30 参考文献 31 附录 源程序 32
(本文由word文档网(www.wordocx.com)会员上传,如需要全文请注册成本站会员下载) |
|
|
|