收藏到会员中心
|
文档题目: |
基于CPLD的QPSK调制器的设计 |
 |
上传会员: |
aesxtepe |
提交日期: |
2013-08-23 16:12:15 |
文档分类: |
电子信息机电 |
浏览次数: |
15 |
下载次数: |
0
次 |
|
|
下载地址: |
基于CPLD的QPSK调制器的设计 (需要:125 积分) 如何获取积分? |
下载提示: |
不支持迅雷等下载工具,请右键另存为下载,或用浏览器下载。不退出登录1小时内重复下载不扣积分。
|
文档介绍: |
以下为文档部分内容,全文可通过注册成本站会员下载获取。也可加管理员微信/QQ:17304545代下载。
|
文档字数: |
|
文档字数:12990 摘要
随着数字技术的飞速发展和数字器件的广泛使用,多进制数字调制技术以其独具的特点,在数字视频广播、移动通信等领域占据主导地位,QPSK调制便是其中应用最为广泛的数字调制方式之一。本论文研究并实现了基于CPLD的QPSK调制器的设计。 本论文详细介绍了数字通信中的QPSK调制原理和过程,采用CPLD设计芯片技术对多进制数字通信技术的QPSK调制器实现进行了设计研究。通过改变程序中的参数,分析并仿真了四种基带信号的调制。 本文研究的数字调制的方法适应当前科学技术的发展与更新,具有一定的实用价值。该方案具有突出的灵活性和高效性,为设计者提供了多种可自由选择的设计方法和工具;在本设计中开发的CPLD目标板可为实验室的后续研究提供实用的研究平台。
关键词:CPLD,QPSK,VHDL,数字通信
目录
摘要 I ABSTRACT II 第1章 绪论 1 1.1 课题背景 1 1.2 论文内容 2 1.3 研究意义 3 第2章 QPSK调制原理概述 4 2.1 QPSK数字调制的原理 4 2.2 伪随机序列 7 第3章 基于CPLD的QPSK调制器实现 9 3.1 总体设计 9 3.2 软件设计 9 3.2.1 MAX+PLUS II介绍 10 3.2.2 MAX+PLUS II开发系统设计流程 10 3.2.3 VHDL语言 11 3.2.4 程序解释 12 3.2.5 用MAX+PLUS II软件编译和仿真 15 3.3 硬件设计 23 3.3.1 复杂可编程逻辑器件 23 3.3.2 EPM7064SLC44-10芯片介绍 25 3.3.3 电路设计 27 3.3.4 制作 28 3.3.5 调试与测试 29 第4章 结论 32 致谢 33 参考文献 34 附录 程序源代码 35
(本文由word文档网(www.wordocx.com)会员上传,如需要全文请注册成本站会员下载) |
|
|
|