收藏到会员中心
|
文档题目: |
基于MCS-51单片机的高精度数字测相装置的设计 |
 |
上传会员: |
aesxtepe |
提交日期: |
2013-08-23 08:51:19 |
文档分类: |
电子信息机电 |
浏览次数: |
62 |
下载次数: |
0
次 |
|
|
下载地址: |
基于MCS-51单片机的高精度数字测相装置的设计 (需要:130 积分) 如何获取积分? |
下载提示: |
不支持迅雷等下载工具,请右键另存为下载,或用浏览器下载。不退出登录1小时内重复下载不扣积分。
|
文档介绍: |
以下为文档部分内容,全文可通过注册成本站会员下载获取。也可加管理员微信/QQ:17304545代下载。
|
文档字数: |
|
文档字数:17052 基于MCS-51单片机的高精度数字测相装置的设计 中文摘要 相位的测量在自动控制以及通讯电子等领域有着广泛的应用。 目前常用的相位测量方法,是对两个输入信号进行调理,再通用过零检测的方法使其变换成两个方波。然后将这两个方波进行“与”操作,得到鉴相方波。再由鉴相方波来控制计数器的开停,即用高频脉冲去填充两个信号的相位差,从而实现相位差的测量。但是由于计数方法本身的误差,在测量精度要求比较高或是在鉴相脉宽小于用于计数的时钟脉冲周期时,原来的测量方法就无法满足实际的测量要求。 本文在对几个常用的测量方法进行简要的分析后,提出了在包含相位差的被测信号多个周期内重复计数,同时在相同个数的原始被测信号周期内进行计数,两个计数结果相减便得到多个鉴相脉宽的计数结果。鉴相脉宽内的计数结果与原始信号周期内的计数结果的比值,即是鉴相脉宽与被测信号周期脉宽的比值,从而计算出相位差的测量方法。 在测量系统的计数功能模块中,我们选择CPLD器件作为计数处理电路,它使得系统性能大幅度提高,能够满足较高要求的测试。实验证明这种方法测量得到的相位差精确,电路实现简单。
关键词:测相仪,相位测量,相位差
目 录 插图清单 IV 引 言 V 第一章 绪论 - 1 - 1.1课题的意义 - 1 - 1.2国内相位差测量研究现状概述 - 1 - 1.3课题完成的主要任务和特点 - 2 - 第二章 方案论证 - 3 - 2.1测量原理 - 3 - 2.2方案比较 - 4 - 2.2.1数值取样法 - 4 - 2.2.2数字相关法 - 5 - 2.2.3相位-电压转换法 - 6 - 2.2.4相位-时间转换法 - 7 - 第三章 单片机系统方案实现 - 8 - 3.1原始信号处理电路 - 8 - 3.2鉴相电路 - 12 - 3.3采样电路 - 16 - 3.4计数及结果采集电路 - 19 - 3.5 显示及键盘控制电路 - 22 - 3.6程序实现 - 25 - 3.6.1主程序流程图 - 25 - 3.6.2键处理子程序流程图 - 26 - 第四章理论计算及精度误差分析 - 27 - 4.1理论计算 - 27 - 4.2精度分析 - 28 - 4.3误差分析 - 28 - 4.3. 1过零比较器引起的相移 - 28 - 4.3.2鉴相电路中D触发器或异或门引起的相移 - 29 - 4.3.3计数器计数误差 - 29 - 结论与展望 - 31 - 致 谢 - 32 - 参考文献 - 33 -
(本文由word文档网(www.wordocx.com)会员上传,如需要全文请注册成本站会员下载) |
|
|
|