收藏到会员中心
|
文档题目: |
基于VHDL语言的大数逻辑译码器设计 |
 |
上传会员: |
aesxtepe |
提交日期: |
2013-08-21 19:25:58 |
文档分类: |
电子信息机电 |
浏览次数: |
50 |
下载次数: |
0
次 |
|
|
下载地址: |
基于VHDL语言的大数逻辑译码器设计 (需要:125 积分) 如何获取积分? |
下载提示: |
不支持迅雷等下载工具,请右键另存为下载,或用浏览器下载。不退出登录1小时内重复下载不扣积分。
|
文档介绍: |
以下为文档部分内容,全文可通过注册成本站会员下载获取。也可加管理员微信/QQ:17304545代下载。
|
文档字数: |
|
文档字数:9158 摘要 通信的目的是要把对方不知道的消息及时可靠地传送给对方,所以里面有一个消息可靠性的问题,纠错码就是在这一问题上诞生的,而大数逻辑译码是一种较简单的译码方法,在实际中有较广泛的应用,是一个比较实在的译码方式。[7,4,3]循环汉明码是典型的两步大数逻辑可译码。掌握循环汉明码也就掌握了大数逻辑译码的实质。 近些年来,FPGA(Field Programmable Gate Array)在电子设计技术领域的光芒已不可掩盖。它的出现使硬件设计有时如同软件设计那样灵活、快捷。本次课题设计采用的ALTERA公司开发的MAX+PLUSⅡ软件具有全集成化的可编程逻辑设计环境,可编程逻辑器件可以通过软件编程而对其硬件的结构和工作方式进行重构,缩短了系统研制周期。 本课题可以深刻理解大数逻辑译码原理,在此基础上设计译码电路并用VHDL语言编写程序实现原理功能,达到学科间的交叉。此课题对于我们的逻辑思维是一种很好的锻炼。
关键词:纠错码,大数逻辑译码,VHDL
目录 摘要 I ABSTRACT II 第1章 绪论 1 1.1 背景 1 1.2 开发平台及语言介绍 2 1.2.1 开发平台 2 1.2.2 开发语言 3 第2章 循环码及其译码 4 2.1数字通信的组成和我们的关注点 4 2.2线性分组码的生成矩阵和校验矩阵 4 2.3 循环码相关原理 5 2.3.1 循环码的定义 5 2.3.2 循环码的多项式 5 2.3.3 由生成多项式的根定义系统循环码 6 2.3.4 循环码的译码 7 2.4 一种特殊的循环码 7 第3章 大数逻辑译码原理 9 3.1 一步大数逻辑译码基本原理 9 3.2[7,4,3]大数逻辑译码器原理 11 3.3[7,4,3]大数逻辑译码器基本原理图及仿真 12 3.4[7,4,3]大数逻辑译码器改进译码图及仿真 13 第4章 译码电路VHDL语言实现 15 4.1[7,4,3]大数逻辑译码VHDL语言实现 15 4.2 移存和判断模块VHDL语言实现 18 4.2.1模块代码及符号 18 4.2.2 模块时序图分析 20 4.3 含模块的连续译码完整电路及仿真 20 第5章 毕业设计总结 22 致谢 23 参考文献 24
(本文由word文档网(www.wordocx.com)会员上传,如需要全文请注册成本站会员下载) |
|
|
|